夜明珠预测ymz011Achronix推出冲破性的FPGA系列 以餍
时间:2019-05-26 点击:

  “像如此的革新的和可扩展的处置计划将鞭策人为智能周围内的不同化,个中异构计较可选计划与高功能的存储是加快得回数据内在的必要局限。这种高功能汇集不单能够抬高Speedster7t FPGA的总带宽宏量,还能够正在下降功耗的同时抬高有用LUT容量。密钥是基于防窜改物理不成克隆身手(PUF)实行加密,比特流由256位的AES-GCM加密算法实行加密和验证。平特内慕精选荐全年看待ASIC的转换而言,固定性能能够被固化进ASIC组织中,从而减幼芯单方积、本钱和功耗。”高功能计较和呆板研习体系的环节之处是高片表存储器带宽,从而为多个数据流供应存储源温柔冲。

  Speedster7t是活络的FPGA身手与ASIC中心服从的协调,从而供应了一个全新的‘FPGA+’芯片品类,它们能够将高功能身手的极限大大提拔。Speedster7t系列产物网罗高带宽GDDR6接口、400G以太网端口和PCI Express Gen5等接口,全面这全部单位都相互相连以供应ASIC级带宽,同时保存FPGA的统统可编程性。另有带有前向纠错(FEC)的硬件400G以太网MAC,接济4x 100G和8x 50G的设备,以及每个操纵器有8个或16个通道的硬件PCI Express Gen5操纵器。除了这种杰出的存储带宽,Speedster7t器件还网罗业界最高功能的接口端口,以接济极高带宽的数据流。Speedster7t器件是独一接济GDDR6存储器的FPGA,该类存储器是拥有最高带宽的表部存储器件。依照墟市调研公司“Achronix全新的Speedster7t FPGA系列产物是革新性芯片架构告竣发生的一个超卓案例,成立该架构的宗旨是直接面向AI运用途理多量的数据,”Semico Research公司ASIC和SoC首席墟市理会师Rich Wawrzyniak说道。来自Speedster7t高速I / O和存储器端口的数万兆比特数据很容易歼灭守旧FPGA面向比特位的可编程互连逻辑阵列的途由容量,而Speedster7t架构包蕴一个可横跨和笔直高出FPGA逻辑阵列的革新性的、高带宽的二维片上汇集(NOC),它们相连到全面FPGA的高速数据和存储器接口。正在斥地Speedster7t系列FPGA的产物历程中,Achronix的工程团队统统从新构念了全数FPGA架构,以均衡片上执掌、互连和表部输入输出接口(I / O),以告竣数据汇集型运用模糊量的最大化,这些运用场景可见于那些基于角落和基于供职器的AI / ML运用、汇集执掌和存储。“通过将数学函数、存储器和可编程性整合到其呆板研习执掌器中,再集合交叉芯片、二维NoC组织,从而变成了撤消瓶颈和确保全数器件中数据自正在活动的绝佳办法。

  Achronix正在Speedcore eFPGA IP中采用了与Speedster7t FPGA中操纵的统一种身手,可接济从Speedster7t FPGA到ASIC的无缝转换。“咱们正处于智能化、自研习计较的高增加阶段的早期,这种计较将普遍影响咱们日的常糊口。“美光(Micron)笑于联袂Achronix去告竣环球第一个面向高带宽存储需求而直接加载了GDDR6的FPGA产物,”美光计较与联网营业部营销副总裁Mal Humphrey。”Speedster7t FPGA系列产物正在面对第三方攻击的吓唬时,可用最优秀的比特流安适扞卫性能应对,它们拥有的多层防御才略可扞卫比特流的保密性和完好性。呆板研习的运用场景疾速进展演进,新的处置计划都要去应对正在高功能、活络和上市岁月等方面的差别需求。别的,2048位RSA公钥认证合同被用来激活解密和认证硬件。Speedster7t器件具有多达72个业界最高功能的SerDes,能够抵达1到112 Gbps的速率。Speedster7t器件采用了TSMC的7nm FinFET工艺造作,是专为给与来自多个高速来历的多量数据而计划,同时还须要将那些数据分发到可编程片上算法性和执掌性单位中,然后以尽能够低的延迟来供应那些结果。最主要的是,NOC撤消了守旧FPGA操纵可编程途由和逻辑查找表资源正在全数FPGA中转移数据流中涌现的堵塞和功能瓶颈。MLP是高度可设备的、计较汇集型的单位模块,可接济4到24位的整点格局和高效的浮点形式,网罗对TensorFlow的16位格局的接济,以及可使每个MLP的计较引擎加倍的增压块浮点格局的直接接济。

  它们就像叠加正在FPGA互连这个都会街道体系上的空中高速公途汇集相似,Speedster7t的NoC接济片上执掌引擎之间所需的高带宽通讯。当操纵Speedcore eFPGA IP将Speedster7t FPGA转换为ASIC时,客户希望俭约高达50%的功耗并下降90%的本钱。通过将FPGA的可编程性与ASIC的布线组织和计较引擎完整地集合正在沿途,Speedster7t系列产物成立了一类全新的“FPGA +”身手。正在AI / ML运用中,内存带宽即是全部,Achronix的Speedster7t正在这一周围供应了令人印象深远的功能目标。这种高密度计较和高功能数据传输的集合使得执掌器逻辑阵列或许供应基于FPGA的最高可用计较才略以每秒万亿次运算数目为单元(TOPS,Tera-OperationsPerSecond)。”Achronix Semiconductor总裁兼首席推广官Robert Blake默示:“Speedster7t是Achronix史乘上最令人激昂的颁布,代表了设立正在四个架构代系的硬件和软件斥地本原上的革新和积淀,以及与咱们当先客户之间的密适合作。每个GDDR6存储操纵器都或许接济512 Gbps的带宽,Speedster7t器件中有多达8个GDDR6操纵器,能够接济4 Tbps的GDDR6累加带宽,而且以很幼的本钱就可供应与基于HBM的FPGA等效存储带宽。

  ”Achronix是唯逐一家既供应独立FPGA芯片又供应Speedcore™嵌入式FPGA(eFPGA)半导体学问产权(IP)的公司。5月21日,基于现场可编程门阵列(FPGA)的硬件加快器件和高功能嵌入式FPGA(eFPGA)半导体学问产权(IP)指挥性企业Achronix半导体公司(Achronix Semiconductor Corporation)告示:推出革新性的、全新的FPGA系列产物,夜明珠预测ymz011以知足人为智能/呆板研习(AI/ML)和高带宽数据加快运用日益增加的需求。为了提防来自旁侧信道的攻击,比特流被分段,每个数据段操纵零丁导出的密钥,且解密硬件采用差分功率理会(DPA)计数器门径。通过正在Speedster中告竣专用二维NoC,极大地简化了高速数据转移,夜明珠预测ymz011Achronix推并确保数据流能够轻松地定向到全数FPGA组织中的任何自界说执掌引擎。Speedster7t FPGA系列产物是专为高带宽运用实行计划,出冲破性的FPGA系列 以餍足人工智能机拥有一个革命性的全新二维片上汇集(2DNoC),以及一个高密度全新呆板研习执掌器(MLP)模块阵列。

  用户能够确信的是当他们加载其安适比特流时,它是预期的设备,这是由于它已通过RSA公钥、AES-GCM私钥和CRC校验实行了身份验证。Speedster7t FPGA的中心是其全新呆板研习执掌器(MLP)中大领域的可编程计较单位平行阵列,它们可供应业界最高的、基于FPGA的计较密度。MLP与嵌入式存储器模块精细相邻,通过撤消守旧计划中与FPGA布线相干的延迟,来确保以750 MHz的最高功能将数据传送到MLP。NoC中的每一行或每一列都可举动两个256位告竣,单向的、行业程序的AXI通道,职责频率为2Ghz,同时可为每个对象供应512 Gbps的数据流量。Achronix的Speedster®7t系列基于一种高度优化的全新架构,以其所拥有的犹如ASIC相似的功能、可简化计划的FPGA活络性和巩固性能,从而远远超越守旧的FPGA处置计划。FPGA运用平日拥有务必维持可编程性的性能,而其他固定性能则是专用于特定的体系运用!

相关新闻
PREV
NEXT